|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
%include "libavutil/x86/x86util.asm" |
|
|
|
SECTION_RODATA |
|
|
|
cextern pb_3 |
|
cextern pb_80 |
|
|
|
pb_4: times 16 db 0x04 |
|
pb_10: times 16 db 0x10 |
|
pb_40: times 16 db 0x40 |
|
pb_81: times 16 db 0x81 |
|
pb_f8: times 16 db 0xf8 |
|
pb_fe: times 16 db 0xfe |
|
pb_ff: times 16 db 0xff |
|
|
|
cextern pw_4 |
|
cextern pw_8 |
|
|
|
|
|
|
|
mask_mix: times 8 db 0 |
|
times 8 db 1 |
|
|
|
mask_mix84: times 8 db 0xff |
|
times 8 db 0x00 |
|
mask_mix48: times 8 db 0x00 |
|
times 8 db 0xff |
|
|
|
SECTION .text |
|
|
|
%macro SCRATCH 3 |
|
%ifdef m8 |
|
SWAP %1, %2 |
|
%else |
|
mova [%3], m%1 |
|
%endif |
|
%endmacro |
|
|
|
%macro UNSCRATCH 3 |
|
%ifdef m8 |
|
SWAP %1, %2 |
|
%else |
|
mova m%1, [%3] |
|
%endif |
|
%endmacro |
|
|
|
|
|
%macro ABSSUB 4 |
|
%ifdef m8 |
|
psubusb %1, %3, %2 |
|
psubusb %4, %2, %3 |
|
%else |
|
mova %1, %3 |
|
mova %4, %2 |
|
psubusb %1, %2 |
|
psubusb %4, %3 |
|
%endif |
|
por %1, %4 |
|
%endmacro |
|
|
|
|
|
%macro CMP_GT 2-3 |
|
%if %0 == 3 |
|
pxor %1, %3 |
|
%endif |
|
pcmpgtb %1, %2 |
|
%endmacro |
|
|
|
|
|
%macro ABSSUB_GT 5-6 [pb_80] |
|
ABSSUB %1, %2, %3, %5 |
|
CMP_GT %1, %4, %6 |
|
%endmacro |
|
|
|
%macro MASK_APPLY 4 |
|
pand %1, %3 |
|
pandn %4, %3, %2 |
|
por %1, %4 |
|
%endmacro |
|
|
|
%macro UNPACK 4 |
|
%ifdef m8 |
|
punpck%1bw %2, %3, %4 |
|
%else |
|
mova %2, %3 |
|
punpck%1bw %2, %4 |
|
%endif |
|
%endmacro |
|
|
|
%macro FILTER_SUBx2_ADDx2 11 |
|
|
|
psubw %3, [rsp+%4+%5*mmsize*2] |
|
psubw %3, [rsp+%4+%6*mmsize*2] |
|
paddw %3, [rsp+%4+%7*mmsize*2] |
|
%ifnidn %10, "" |
|
%if %11 == 0 |
|
punpck%2bw %1, %10, m0 |
|
%else |
|
UNPACK %2, %1, %10, m0 |
|
%endif |
|
mova [rsp+%4+%8*mmsize*2], %1 |
|
paddw %3, %1 |
|
%else |
|
paddw %3, [rsp+%4+%8*mmsize*2] |
|
%endif |
|
psraw %1, %3, %9 |
|
%endmacro |
|
|
|
|
|
%macro FILTER_INIT 9 |
|
FILTER%7_INIT %1, l, %3, %6 + 0 |
|
FILTER%7_INIT %2, h, %4, %6 + mmsize |
|
packuswb %1, %2 |
|
MASK_APPLY %1, %9, %8, %2 |
|
mova %5, %1 |
|
%endmacro |
|
|
|
|
|
%macro FILTER_UPDATE 12-16 "", "", "", 0 |
|
|
|
|
|
%ifnidn %15, "" |
|
%if %16 == 0 || ARCH_X86_64 |
|
mova %14, %15 |
|
%endif |
|
%endif |
|
FILTER_SUBx2_ADDx2 %1, l, %3, %6 + 0, %7, %8, %9, %10, %11, %14, %16 |
|
FILTER_SUBx2_ADDx2 %2, h, %4, %6 + mmsize, %7, %8, %9, %10, %11, %14, %16 |
|
packuswb %1, %2 |
|
%ifnidn %13, "" |
|
MASK_APPLY %1, %13, %12, %2 |
|
%else |
|
MASK_APPLY %1, %5, %12, %2 |
|
%endif |
|
mova %5, %1 |
|
%endmacro |
|
|
|
%macro SRSHIFT3B_2X 4 |
|
mova %4, [pb_f8] |
|
pand %1, %4 |
|
pand %2, %4 |
|
psrlq %1, 3 |
|
psrlq %2, 3 |
|
pxor %1, %3 |
|
pxor %2, %3 |
|
psubb %1, %3 |
|
psubb %2, %3 |
|
%endmacro |
|
|
|
%macro EXTRACT_POS_NEG 3 |
|
pxor %3, %3 |
|
pxor %2, %2 |
|
pcmpgtb %3, %1 |
|
psubb %2, %1 |
|
pand %2, %3 |
|
pandn %3, %1 |
|
%endmacro |
|
|
|
|
|
%macro SIGN_ADD 4 |
|
EXTRACT_POS_NEG %3, %4, %1 |
|
paddusb %1, %2 |
|
psubusb %1, %4 |
|
%endmacro |
|
|
|
|
|
%macro SIGN_SUB 4 |
|
EXTRACT_POS_NEG %3, %1, %4 |
|
paddusb %1, %2 |
|
psubusb %1, %4 |
|
%endmacro |
|
|
|
%macro FILTER6_INIT 4 |
|
UNPACK %2, %1, rp3, m0 |
|
mova [rsp+%4+0*mmsize*2], %1 |
|
paddw %3, %1, %1 |
|
paddw %3, %1 |
|
punpck%2bw %1, m1, m0 |
|
mova [rsp+%4+1*mmsize*2], %1 |
|
paddw %3, %1 |
|
paddw %3, %1 |
|
UNPACK %2, %1, rp1, m0 |
|
mova [rsp+%4+2*mmsize*2], %1 |
|
paddw %3, %1 |
|
UNPACK %2, %1, rp0, m0 |
|
mova [rsp+%4+3*mmsize*2], %1 |
|
paddw %3, %1 |
|
UNPACK %2, %1, rq0, m0 |
|
mova [rsp+%4+4*mmsize*2], %1 |
|
paddw %3, %1 |
|
paddw %3, [pw_4] |
|
psraw %1, %3, 3 |
|
%endmacro |
|
|
|
%macro FILTER14_INIT 4 |
|
punpck%2bw %1, m2, m0 |
|
mova [rsp+%4+ 8*mmsize*2], %1 |
|
psllw %3, %1, 3 |
|
psubw %3, %1 |
|
punpck%2bw %1, m3, m0 |
|
mova [rsp+%4+ 9*mmsize*2], %1 |
|
paddw %3, %1 |
|
paddw %3, %1 |
|
UNPACK %2, %1, rp5, m0 |
|
mova [rsp+%4+10*mmsize*2], %1 |
|
paddw %3, %1 |
|
UNPACK %2, %1, rp4, m0 |
|
mova [rsp+%4+11*mmsize*2], %1 |
|
paddw %3, %1 |
|
paddw %3, [rsp+%4+ 0*mmsize*2] |
|
paddw %3, [rsp+%4+ 1*mmsize*2] |
|
paddw %3, [rsp+%4+ 2*mmsize*2] |
|
paddw %3, [rsp+%4+ 3*mmsize*2] |
|
paddw %3, [rsp+%4+ 4*mmsize*2] |
|
paddw %3, [pw_8] |
|
psraw %1, %3, 4 |
|
%endmacro |
|
|
|
%macro TRANSPOSE16x16B 17 |
|
mova %17, m%16 |
|
SBUTTERFLY bw, %1, %2, %16 |
|
SBUTTERFLY bw, %3, %4, %16 |
|
SBUTTERFLY bw, %5, %6, %16 |
|
SBUTTERFLY bw, %7, %8, %16 |
|
SBUTTERFLY bw, %9, %10, %16 |
|
SBUTTERFLY bw, %11, %12, %16 |
|
SBUTTERFLY bw, %13, %14, %16 |
|
mova m%16, %17 |
|
mova %17, m%14 |
|
SBUTTERFLY bw, %15, %16, %14 |
|
SBUTTERFLY wd, %1, %3, %14 |
|
SBUTTERFLY wd, %2, %4, %14 |
|
SBUTTERFLY wd, %5, %7, %14 |
|
SBUTTERFLY wd, %6, %8, %14 |
|
SBUTTERFLY wd, %9, %11, %14 |
|
SBUTTERFLY wd, %10, %12, %14 |
|
SBUTTERFLY wd, %13, %15, %14 |
|
mova m%14, %17 |
|
mova %17, m%12 |
|
SBUTTERFLY wd, %14, %16, %12 |
|
SBUTTERFLY dq, %1, %5, %12 |
|
SBUTTERFLY dq, %2, %6, %12 |
|
SBUTTERFLY dq, %3, %7, %12 |
|
SBUTTERFLY dq, %4, %8, %12 |
|
SBUTTERFLY dq, %9, %13, %12 |
|
SBUTTERFLY dq, %10, %14, %12 |
|
SBUTTERFLY dq, %11, %15, %12 |
|
mova m%12, %17 |
|
mova %17, m%8 |
|
SBUTTERFLY dq, %12, %16, %8 |
|
SBUTTERFLY qdq, %1, %9, %8 |
|
SBUTTERFLY qdq, %2, %10, %8 |
|
SBUTTERFLY qdq, %3, %11, %8 |
|
SBUTTERFLY qdq, %4, %12, %8 |
|
SBUTTERFLY qdq, %5, %13, %8 |
|
SBUTTERFLY qdq, %6, %14, %8 |
|
SBUTTERFLY qdq, %7, %15, %8 |
|
mova m%8, %17 |
|
mova %17, m%1 |
|
SBUTTERFLY qdq, %8, %16, %1 |
|
mova m%1, %17 |
|
SWAP %2, %9 |
|
SWAP %3, %5 |
|
SWAP %4, %13 |
|
SWAP %6, %11 |
|
SWAP %8, %15 |
|
SWAP %12, %14 |
|
%endmacro |
|
|
|
%macro TRANSPOSE8x8B 13 |
|
SBUTTERFLY bw, %1, %2, %7 |
|
movdq%10 m%7, %9 |
|
movdqa %11, m%2 |
|
SBUTTERFLY bw, %3, %4, %2 |
|
SBUTTERFLY bw, %5, %6, %2 |
|
SBUTTERFLY bw, %7, %8, %2 |
|
SBUTTERFLY wd, %1, %3, %2 |
|
movdqa m%2, %11 |
|
movdqa %11, m%3 |
|
SBUTTERFLY wd, %2, %4, %3 |
|
SBUTTERFLY wd, %5, %7, %3 |
|
SBUTTERFLY wd, %6, %8, %3 |
|
SBUTTERFLY dq, %1, %5, %3 |
|
SBUTTERFLY dq, %2, %6, %3 |
|
movdqa m%3, %11 |
|
movh %12, m%2 |
|
movhps %13, m%2 |
|
SBUTTERFLY dq, %3, %7, %2 |
|
SBUTTERFLY dq, %4, %8, %2 |
|
SWAP %2, %5 |
|
SWAP %4, %7 |
|
%endmacro |
|
|
|
%macro DEFINE_REAL_P7_TO_Q7 0-1 0 |
|
%define P7 dstq + 4*mstrideq + %1 |
|
%define P6 dstq + mstride3q + %1 |
|
%define P5 dstq + 2*mstrideq + %1 |
|
%define P4 dstq + mstrideq + %1 |
|
%define P3 dstq + %1 |
|
%define P2 dstq + strideq + %1 |
|
%define P1 dstq + 2* strideq + %1 |
|
%define P0 dstq + stride3q + %1 |
|
%define Q0 dstq + 4* strideq + %1 |
|
%define Q1 dst2q + mstride3q + %1 |
|
%define Q2 dst2q + 2*mstrideq + %1 |
|
%define Q3 dst2q + mstrideq + %1 |
|
%define Q4 dst2q + %1 |
|
%define Q5 dst2q + strideq + %1 |
|
%define Q6 dst2q + 2* strideq + %1 |
|
%define Q7 dst2q + stride3q + %1 |
|
%endmacro |
|
|
|
%macro DEFINE_TRANSPOSED_P7_TO_Q7 0-1 0 |
|
%define P3 rsp + 0*mmsize + %1 |
|
%define P2 rsp + 1*mmsize + %1 |
|
%define P1 rsp + 2*mmsize + %1 |
|
%define P0 rsp + 3*mmsize + %1 |
|
%define Q0 rsp + 4*mmsize + %1 |
|
%define Q1 rsp + 5*mmsize + %1 |
|
%define Q2 rsp + 6*mmsize + %1 |
|
%define Q3 rsp + 7*mmsize + %1 |
|
%if mmsize == 16 |
|
%define P7 rsp + 8*mmsize + %1 |
|
%define P6 rsp + 9*mmsize + %1 |
|
%define P5 rsp + 10*mmsize + %1 |
|
%define P4 rsp + 11*mmsize + %1 |
|
%define Q4 rsp + 12*mmsize + %1 |
|
%define Q5 rsp + 13*mmsize + %1 |
|
%define Q6 rsp + 14*mmsize + %1 |
|
%define Q7 rsp + 15*mmsize + %1 |
|
%endif |
|
%endmacro |
|
|
|
|
|
%macro SPLATB_MIX 1-2 [mask_mix] |
|
%if cpuflag(ssse3) |
|
pshufb %1, %2 |
|
%else |
|
punpcklbw %1, %1 |
|
punpcklwd %1, %1 |
|
punpckldq %1, %1 |
|
%endif |
|
%endmacro |
|
|
|
%macro LOOPFILTER 5 |
|
%assign %%ext 0 |
|
%if ARCH_X86_32 || mmsize == 8 |
|
%assign %%ext %5 |
|
%endif |
|
|
|
%if UNIX64 |
|
cglobal vp9_loop_filter_%1_%2_ %+ mmsize, 5, 9, 16, %3 + %4 + %%ext, dst, stride, E, I, H, mstride, dst2, stride3, mstride3 |
|
%else |
|
%if WIN64 |
|
cglobal vp9_loop_filter_%1_%2_ %+ mmsize, 4, 8, 16, %3 + %4 + %%ext, dst, stride, E, I, mstride, dst2, stride3, mstride3 |
|
%else |
|
cglobal vp9_loop_filter_%1_%2_ %+ mmsize, 2, 6, 16, %3 + %4 + %%ext, dst, stride, mstride, dst2, stride3, mstride3 |
|
%define Ed dword r2m |
|
%define Id dword r3m |
|
%endif |
|
%define Hd dword r4m |
|
%endif |
|
|
|
mov mstrideq, strideq |
|
neg mstrideq |
|
|
|
lea stride3q, [strideq*3] |
|
lea mstride3q, [mstrideq*3] |
|
|
|
%ifidn %1, h |
|
%if %2 != 16 |
|
%if mmsize == 16 |
|
%define movx movh |
|
%else |
|
%define movx mova |
|
%endif |
|
lea dstq, [dstq + 4*strideq - 4] |
|
%else |
|
%define movx movu |
|
lea dstq, [dstq + 4*strideq - 8] |
|
%endif |
|
%else |
|
lea dstq, [dstq + 4*mstrideq] |
|
%endif |
|
|
|
lea dst2q, [dstq + 8*strideq] |
|
|
|
DEFINE_REAL_P7_TO_Q7 |
|
|
|
%ifidn %1, h |
|
movx m0, [P7] |
|
movx m1, [P6] |
|
movx m2, [P5] |
|
movx m3, [P4] |
|
movx m4, [P3] |
|
movx m5, [P2] |
|
%if (ARCH_X86_64 && mmsize == 16) || %2 > 16 |
|
movx m6, [P1] |
|
%endif |
|
movx m7, [P0] |
|
%ifdef m8 |
|
movx m8, [Q0] |
|
movx m9, [Q1] |
|
movx m10, [Q2] |
|
movx m11, [Q3] |
|
movx m12, [Q4] |
|
movx m13, [Q5] |
|
movx m14, [Q6] |
|
movx m15, [Q7] |
|
DEFINE_TRANSPOSED_P7_TO_Q7 |
|
%if %2 == 16 |
|
TRANSPOSE16x16B 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, [rsp] |
|
mova [P7], m0 |
|
mova [P6], m1 |
|
mova [P5], m2 |
|
mova [P4], m3 |
|
%else |
|
|
|
punpcklbw m0, m1 |
|
punpcklbw m2, m3 |
|
punpcklbw m4, m5 |
|
punpcklbw m6, m7 |
|
punpcklbw m8, m9 |
|
punpcklbw m10, m11 |
|
punpcklbw m12, m13 |
|
punpcklbw m14, m15 |
|
TRANSPOSE8x8W 0, 2, 4, 6, 8, 10, 12, 14, 15 |
|
SWAP 0, 4 |
|
SWAP 2, 5 |
|
SWAP 0, 6 |
|
SWAP 0, 7 |
|
SWAP 10, 9 |
|
SWAP 12, 10 |
|
SWAP 14, 11 |
|
%endif |
|
mova [P3], m4 |
|
mova [P2], m5 |
|
mova [P1], m6 |
|
mova [P0], m7 |
|
mova [Q0], m8 |
|
mova [Q1], m9 |
|
mova [Q2], m10 |
|
mova [Q3], m11 |
|
%if %2 == 16 |
|
mova [Q4], m12 |
|
mova [Q5], m13 |
|
mova [Q6], m14 |
|
mova [Q7], m15 |
|
%endif |
|
%else |
|
%if %2 == 16 |
|
TRANSPOSE8x8B 0, 1, 2, 3, 4, 5, 6, 7, [P1], u, [rsp+%3+%4], [rsp+64], [rsp+80] |
|
DEFINE_TRANSPOSED_P7_TO_Q7 |
|
movh [P7], m0 |
|
movh [P5], m1 |
|
movh [P3], m2 |
|
movh [P1], m3 |
|
movh [Q2], m5 |
|
movh [Q4], m6 |
|
movh [Q6], m7 |
|
movhps [P6], m0 |
|
movhps [P4], m1 |
|
movhps [P2], m2 |
|
movhps [P0], m3 |
|
movhps [Q3], m5 |
|
movhps [Q5], m6 |
|
movhps [Q7], m7 |
|
DEFINE_REAL_P7_TO_Q7 |
|
movx m0, [Q0] |
|
movx m1, [Q1] |
|
movx m2, [Q2] |
|
movx m3, [Q3] |
|
movx m4, [Q4] |
|
movx m5, [Q5] |
|
movx m7, [Q7] |
|
TRANSPOSE8x8B 0, 1, 2, 3, 4, 5, 6, 7, [Q6], u, [rsp+%3+%4], [rsp+72], [rsp+88] |
|
DEFINE_TRANSPOSED_P7_TO_Q7 8 |
|
movh [P7], m0 |
|
movh [P5], m1 |
|
movh [P3], m2 |
|
movh [P1], m3 |
|
movh [Q2], m5 |
|
movh [Q4], m6 |
|
movh [Q6], m7 |
|
movhps [P6], m0 |
|
movhps [P4], m1 |
|
movhps [P2], m2 |
|
movhps [P0], m3 |
|
movhps [Q3], m5 |
|
movhps [Q5], m6 |
|
movhps [Q7], m7 |
|
DEFINE_TRANSPOSED_P7_TO_Q7 |
|
%elif %2 > 16 |
|
punpcklbw m0, m1 |
|
punpcklbw m2, m3 |
|
punpcklbw m4, m5 |
|
punpcklbw m6, m7 |
|
movx m1, [Q0] |
|
movx m3, [Q1] |
|
movx m5, [Q2] |
|
movx m7, [Q3] |
|
punpcklbw m1, m3 |
|
punpcklbw m5, m7 |
|
movx m3, [Q4] |
|
movx m7, [Q5] |
|
punpcklbw m3, m7 |
|
mova [rsp], m3 |
|
movx m3, [Q6] |
|
movx m7, [Q7] |
|
punpcklbw m3, m7 |
|
DEFINE_TRANSPOSED_P7_TO_Q7 |
|
TRANSPOSE8x8W 0, 2, 4, 6, 1, 5, 7, 3, [rsp], [Q0], 1 |
|
mova [P3], m0 |
|
mova [P2], m2 |
|
mova [P1], m4 |
|
mova [P0], m6 |
|
mova [Q1], m5 |
|
mova [Q2], m7 |
|
mova [Q3], m3 |
|
%else |
|
SBUTTERFLY bw, 0, 1, 6 |
|
SBUTTERFLY bw, 2, 3, 6 |
|
SBUTTERFLY bw, 4, 5, 6 |
|
mova [rsp+4*mmsize], m5 |
|
mova m6, [P1] |
|
SBUTTERFLY bw, 6, 7, 5 |
|
DEFINE_TRANSPOSED_P7_TO_Q7 |
|
TRANSPOSE4x4W 0, 2, 4, 6, 5 |
|
mova [P3], m0 |
|
mova [P2], m2 |
|
mova [P1], m4 |
|
mova [P0], m6 |
|
mova m5, [rsp+4*mmsize] |
|
TRANSPOSE4x4W 1, 3, 5, 7, 0 |
|
mova [Q0], m1 |
|
mova [Q1], m3 |
|
mova [Q2], m5 |
|
mova [Q3], m7 |
|
%endif |
|
%endif |
|
%endif |
|
|
|
|
|
%if %2 == 16 || mmsize == 8 |
|
%if cpuflag(ssse3) |
|
pxor m0, m0 |
|
%endif |
|
SPLATB_REG m2, I, m0 |
|
SPLATB_REG m3, E, m0 |
|
%else |
|
%if cpuflag(ssse3) |
|
mova m0, [mask_mix] |
|
%endif |
|
movd m2, Id |
|
movd m3, Ed |
|
SPLATB_MIX m2, m0 |
|
SPLATB_MIX m3, m0 |
|
%endif |
|
mova m0, [pb_80] |
|
pxor m2, m0 |
|
pxor m3, m0 |
|
%ifdef m8 |
|
%ifidn %1, v |
|
mova m8, [P3] |
|
mova m9, [P2] |
|
mova m10, [P1] |
|
mova m11, [P0] |
|
mova m12, [Q0] |
|
mova m13, [Q1] |
|
mova m14, [Q2] |
|
mova m15, [Q3] |
|
%else |
|
|
|
|
|
SWAP 8, 4, 12 |
|
SWAP 9, 5, 13 |
|
SWAP 10, 6, 14 |
|
SWAP 11, 7, 15 |
|
%endif |
|
%define rp3 m8 |
|
%define rp2 m9 |
|
%define rp1 m10 |
|
%define rp0 m11 |
|
%define rq0 m12 |
|
%define rq1 m13 |
|
%define rq2 m14 |
|
%define rq3 m15 |
|
%else |
|
%define rp3 [P3] |
|
%define rp2 [P2] |
|
%define rp1 [P1] |
|
%define rp0 [P0] |
|
%define rq0 [Q0] |
|
%define rq1 [Q1] |
|
%define rq2 [Q2] |
|
%define rq3 [Q3] |
|
%endif |
|
ABSSUB_GT m5, rp3, rp2, m2, m7, m0 |
|
ABSSUB_GT m1, rp2, rp1, m2, m7, m0 |
|
por m5, m1 |
|
ABSSUB_GT m1, rp1, rp0, m2, m7, m0 |
|
por m5, m1 |
|
ABSSUB_GT m1, rq0, rq1, m2, m7, m0 |
|
por m5, m1 |
|
ABSSUB_GT m1, rq1, rq2, m2, m7, m0 |
|
por m5, m1 |
|
ABSSUB_GT m1, rq2, rq3, m2, m7, m0 |
|
por m5, m1 |
|
ABSSUB m1, rp0, rq0, m7 |
|
paddusb m1, m1 |
|
ABSSUB m2, rp1, rq1, m7 |
|
pand m2, [pb_fe] |
|
psrlq m2, 1 |
|
paddusb m1, m2 |
|
pxor m1, m0 |
|
pcmpgtb m1, m3 |
|
por m1, m5 |
|
SWAP 1, 3 |
|
pxor m3, [pb_ff] |
|
|
|
|
|
|
|
%if %2 != 44 && %2 != 4 |
|
mova m6, [pb_81] |
|
ABSSUB_GT m2, rp3, rp0, m6, m5 |
|
%ifdef m8 |
|
mova m8, [pb_80] |
|
%define rb80 m8 |
|
%else |
|
%define rb80 [pb_80] |
|
%endif |
|
ABSSUB_GT m1, rp2, rp0, m6, m5, rb80 |
|
por m2, m1 |
|
ABSSUB m4, rp1, rp0, m5 |
|
%if %2 <= 16 |
|
%if cpuflag(ssse3) |
|
pxor m0, m0 |
|
%endif |
|
SPLATB_REG m7, H, m0 |
|
%else |
|
movd m7, Hd |
|
SPLATB_MIX m7 |
|
%endif |
|
pxor m7, rb80 |
|
pxor m4, rb80 |
|
pcmpgtb m0, m4, m7 |
|
CMP_GT m4, m6 |
|
por m2, m4 |
|
ABSSUB m4, rq1, rq0, m1 |
|
pxor m4, rb80 |
|
pcmpgtb m5, m4, m7 |
|
por m0, m5 |
|
CMP_GT m4, m6 |
|
por m2, m4 |
|
ABSSUB_GT m1, rq2, rq0, m6, m5, rb80 |
|
por m2, m1 |
|
ABSSUB_GT m1, rq3, rq0, m6, m5, rb80 |
|
por m2, m1 |
|
pxor m2, [pb_ff] |
|
%if %2 == 84 || %2 == 48 |
|
pand m2, [mask_mix%2] |
|
%endif |
|
%else |
|
mova m6, [pb_80] |
|
%if %2 == 44 |
|
movd m7, Hd |
|
SPLATB_MIX m7 |
|
%else |
|
%if cpuflag(ssse3) |
|
pxor m0, m0 |
|
%endif |
|
SPLATB_REG m7, H, m0 |
|
%endif |
|
pxor m7, m6 |
|
ABSSUB m4, rp1, rp0, m1 |
|
pxor m4, m6 |
|
pcmpgtb m0, m4, m7 |
|
ABSSUB m4, rq1, rq0, m1 |
|
pxor m4, m6 |
|
pcmpgtb m5, m4, m7 |
|
por m0, m5 |
|
%endif |
|
|
|
%if %2 == 16 |
|
|
|
|
|
%ifdef m8 |
|
mova m8, [P7] |
|
mova m9, [P6] |
|
%define rp7 m8 |
|
%define rp6 m9 |
|
%else |
|
%define rp7 [P7] |
|
%define rp6 [P6] |
|
%endif |
|
ABSSUB_GT m1, rp7, rp0, m6, m5 |
|
ABSSUB_GT m7, rp6, rp0, m6, m5 |
|
por m1, m7 |
|
%ifdef m8 |
|
mova m8, [P5] |
|
mova m9, [P4] |
|
%define rp5 m8 |
|
%define rp4 m9 |
|
%else |
|
%define rp5 [P5] |
|
%define rp4 [P4] |
|
%endif |
|
ABSSUB_GT m7, rp5, rp0, m6, m5 |
|
por m1, m7 |
|
ABSSUB_GT m7, rp4, rp0, m6, m5 |
|
por m1, m7 |
|
%ifdef m8 |
|
mova m14, [Q4] |
|
mova m15, [Q5] |
|
%define rq4 m14 |
|
%define rq5 m15 |
|
%else |
|
%define rq4 [Q4] |
|
%define rq5 [Q5] |
|
%endif |
|
ABSSUB_GT m7, rq4, rq0, m6, m5 |
|
por m1, m7 |
|
ABSSUB_GT m7, rq5, rq0, m6, m5 |
|
por m1, m7 |
|
%ifdef m8 |
|
mova m14, [Q6] |
|
mova m15, [Q7] |
|
%define rq6 m14 |
|
%define rq7 m15 |
|
%else |
|
%define rq6 [Q6] |
|
%define rq7 [Q7] |
|
%endif |
|
ABSSUB_GT m7, rq6, rq0, m6, m5 |
|
por m1, m7 |
|
ABSSUB_GT m7, rq7, rq0, m6, m5 |
|
por m1, m7 |
|
pxor m1, [pb_ff] |
|
%endif |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
%if %2 != 44 && %2 != 4 |
|
mova m6, [pb_80] |
|
SCRATCH 2, 15, rsp+%3+%4 |
|
%if %2 == 16 |
|
SCRATCH 1, 8, rsp+%3+%4+16 |
|
%endif |
|
%endif |
|
pxor m2, m6, rq0 |
|
pxor m4, m6, rp0 |
|
psubsb m2, m4 |
|
pxor m4, m6, rp1 |
|
pxor m5, m6, rq1 |
|
psubsb m4, m5 |
|
paddsb m4, m2 |
|
paddsb m4, m2 |
|
paddsb m4, m2 |
|
paddsb m6, m4, [pb_4] |
|
paddsb m4, [pb_3] |
|
%ifdef m8 |
|
mova m14, [pb_10] |
|
%define rb10 m14 |
|
%else |
|
%define rb10 [pb_10] |
|
%endif |
|
SRSHIFT3B_2X m6, m4, rb10, m7 |
|
SIGN_SUB m7, rq0, m6, m5 |
|
SIGN_ADD m1, rp0, m4, m5 |
|
%if %2 != 44 && %2 != 4 |
|
%ifdef m8 |
|
pandn m6, m15, m3 |
|
%else |
|
mova m6, [rsp+%3+%4] |
|
pandn m6, m3 |
|
%endif |
|
pand m6, m0 |
|
%else |
|
pand m6, m3, m0 |
|
%endif |
|
MASK_APPLY m7, rq0, m6, m5 |
|
MASK_APPLY m1, rp0, m6, m5 |
|
|
|
|
|
|
|
mova m4, m2 |
|
paddsb m2, m4 |
|
paddsb m2, m4 |
|
paddsb m6, m2, [pb_4] |
|
paddsb m2, [pb_3] |
|
SRSHIFT3B_2X m6, m2, rb10, m4 |
|
%if %2 != 44 && %2 != 4 |
|
%ifdef m8 |
|
pandn m5, m15, m3 |
|
%else |
|
mova m5, [rsp+%3+%4] |
|
pandn m5, m3 |
|
%endif |
|
pandn m0, m5 |
|
%else |
|
pandn m0, m3 |
|
%endif |
|
SIGN_SUB m5, rq0, m6, m4 |
|
MASK_APPLY m5, m7, m0, m4 |
|
mova [Q0], m5 |
|
SIGN_ADD m7, rp0, m2, m4 |
|
MASK_APPLY m7, m1, m0, m4 |
|
mova [P0], m7 |
|
paddb m6, [pb_80] |
|
pxor m1, m1 |
|
pavgb m6, m1 |
|
psubb m6, [pb_40] |
|
SIGN_ADD m1, rp1, m6, m2 |
|
SIGN_SUB m4, rq1, m6, m2 |
|
MASK_APPLY m1, rp1, m0, m2 |
|
MASK_APPLY m4, rq1, m0, m2 |
|
mova [P1], m1 |
|
mova [Q1], m4 |
|
|
|
%if %2 != 44 && %2 != 4 |
|
UNSCRATCH 2, 15, rsp+%3+%4 |
|
%endif |
|
|
|
|
|
|
|
%if %2 != 44 && %2 != 4 |
|
pxor m0, m0 |
|
%if %2 != 16 |
|
pand m3, m2 |
|
%else |
|
pand m2, m3 |
|
%ifdef m8 |
|
pandn m3, m8, m2 |
|
%else |
|
mova m3, [rsp+%3+%4+16] |
|
pandn m3, m2 |
|
%endif |
|
%endif |
|
%ifdef m8 |
|
mova m14, [P3] |
|
mova m9, [Q3] |
|
%define rp3 m14 |
|
%define rq3 m9 |
|
%else |
|
%define rp3 [P3] |
|
%define rq3 [Q3] |
|
%endif |
|
mova m1, [P2] |
|
FILTER_INIT m4, m5, m6, m7, [P2], %4, 6, m3, m1 |
|
mova m1, [Q2] |
|
FILTER_UPDATE m4, m5, m6, m7, [P1], %4, 0, 1, 2, 5, 3, m3, "", rq1, "", 1 |
|
FILTER_UPDATE m4, m5, m6, m7, [P0], %4, 0, 2, 3, 6, 3, m3, "", m1 |
|
FILTER_UPDATE m4, m5, m6, m7, [Q0], %4, 0, 3, 4, 7, 3, m3, "", rq3, "", 1 |
|
FILTER_UPDATE m4, m5, m6, m7, [Q1], %4, 1, 4, 5, 7, 3, m3, "" |
|
FILTER_UPDATE m4, m5, m6, m7, [Q2], %4, 2, 5, 6, 7, 3, m3, m1 |
|
%endif |
|
|
|
%if %2 == 16 |
|
UNSCRATCH 1, 8, rsp+%3+%4+16 |
|
%endif |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
%if %2 == 16 |
|
pand m1, m2 |
|
mova m2, [P7] |
|
mova m3, [P6] |
|
%ifdef m8 |
|
mova m8, [P5] |
|
mova m9, [P4] |
|
%define rp5 m8 |
|
%define rp4 m9 |
|
%define rp5s m8 |
|
%define rp4s m9 |
|
%define rp3s m14 |
|
%define rq4 m8 |
|
%define rq5 m9 |
|
%define rq6 m14 |
|
%define rq7 m15 |
|
%define rq4s m8 |
|
%define rq5s m9 |
|
%define rq6s m14 |
|
%else |
|
%define rp5 [P5] |
|
%define rp4 [P4] |
|
%define rp5s "" |
|
%define rp4s "" |
|
%define rp3s "" |
|
%define rq4 [Q4] |
|
%define rq5 [Q5] |
|
%define rq6 [Q6] |
|
%define rq7 [Q7] |
|
%define rq4s "" |
|
%define rq5s "" |
|
%define rq6s "" |
|
%endif |
|
FILTER_INIT m4, m5, m6, m7, [P6], %4, 14, m1, m3 |
|
FILTER_UPDATE m4, m5, m6, m7, [P5], %4, 8, 9, 10, 5, 4, m1, rp5s |
|
FILTER_UPDATE m4, m5, m6, m7, [P4], %4, 8, 10, 11, 6, 4, m1, rp4s |
|
FILTER_UPDATE m4, m5, m6, m7, [P3], %4, 8, 11, 0, 7, 4, m1, rp3s |
|
FILTER_UPDATE m4, m5, m6, m7, [P2], %4, 8, 0, 1, 12, 4, m1, "", rq4, [Q4], 1 |
|
FILTER_UPDATE m4, m5, m6, m7, [P1], %4, 8, 1, 2, 13, 4, m1, "", rq5, [Q5], 1 |
|
FILTER_UPDATE m4, m5, m6, m7, [P0], %4, 8, 2, 3, 14, 4, m1, "", rq6, [Q6], 1 |
|
FILTER_UPDATE m4, m5, m6, m7, [Q0], %4, 8, 3, 4, 15, 4, m1, "", rq7, [Q7], 1 |
|
FILTER_UPDATE m4, m5, m6, m7, [Q1], %4, 9, 4, 5, 15, 4, m1, "" |
|
FILTER_UPDATE m4, m5, m6, m7, [Q2], %4, 10, 5, 6, 15, 4, m1, "" |
|
FILTER_UPDATE m4, m5, m6, m7, [Q3], %4, 11, 6, 7, 15, 4, m1, "" |
|
FILTER_UPDATE m4, m5, m6, m7, [Q4], %4, 0, 7, 12, 15, 4, m1, rq4s |
|
FILTER_UPDATE m4, m5, m6, m7, [Q5], %4, 1, 12, 13, 15, 4, m1, rq5s |
|
FILTER_UPDATE m4, m5, m6, m7, [Q6], %4, 2, 13, 14, 15, 4, m1, rq6s |
|
%endif |
|
|
|
%ifidn %1, h |
|
%if %2 == 16 |
|
mova m0, [P7] |
|
mova m1, [P6] |
|
mova m2, [P5] |
|
mova m3, [P4] |
|
mova m4, [P3] |
|
mova m5, [P2] |
|
%if ARCH_X86_64 |
|
mova m6, [P1] |
|
%endif |
|
mova m7, [P0] |
|
%if ARCH_X86_64 |
|
mova m8, [Q0] |
|
mova m9, [Q1] |
|
mova m10, [Q2] |
|
mova m11, [Q3] |
|
mova m12, [Q4] |
|
mova m13, [Q5] |
|
mova m14, [Q6] |
|
mova m15, [Q7] |
|
TRANSPOSE16x16B 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, [rsp] |
|
DEFINE_REAL_P7_TO_Q7 |
|
movu [P7], m0 |
|
movu [P6], m1 |
|
movu [P5], m2 |
|
movu [P4], m3 |
|
movu [P3], m4 |
|
movu [P2], m5 |
|
movu [P1], m6 |
|
movu [P0], m7 |
|
movu [Q0], m8 |
|
movu [Q1], m9 |
|
movu [Q2], m10 |
|
movu [Q3], m11 |
|
movu [Q4], m12 |
|
movu [Q5], m13 |
|
movu [Q6], m14 |
|
movu [Q7], m15 |
|
%else |
|
DEFINE_REAL_P7_TO_Q7 |
|
TRANSPOSE8x8B 0, 1, 2, 3, 4, 5, 6, 7, [rsp+32], a, [rsp+%3+%4], [Q0], [Q1] |
|
movh [P7], m0 |
|
movh [P5], m1 |
|
movh [P3], m2 |
|
movh [P1], m3 |
|
movh [Q2], m5 |
|
movh [Q4], m6 |
|
movh [Q6], m7 |
|
movhps [P6], m0 |
|
movhps [P4], m1 |
|
movhps [P2], m2 |
|
movhps [P0], m3 |
|
movhps [Q3], m5 |
|
movhps [Q5], m6 |
|
movhps [Q7], m7 |
|
DEFINE_TRANSPOSED_P7_TO_Q7 |
|
mova m0, [Q0] |
|
mova m1, [Q1] |
|
mova m2, [Q2] |
|
mova m3, [Q3] |
|
mova m4, [Q4] |
|
mova m5, [Q5] |
|
mova m7, [Q7] |
|
DEFINE_REAL_P7_TO_Q7 8 |
|
TRANSPOSE8x8B 0, 1, 2, 3, 4, 5, 6, 7, [rsp+224], a, [rsp+%3+%4], [Q0], [Q1] |
|
movh [P7], m0 |
|
movh [P5], m1 |
|
movh [P3], m2 |
|
movh [P1], m3 |
|
movh [Q2], m5 |
|
movh [Q4], m6 |
|
movh [Q6], m7 |
|
movhps [P6], m0 |
|
movhps [P4], m1 |
|
movhps [P2], m2 |
|
movhps [P0], m3 |
|
movhps [Q3], m5 |
|
movhps [Q5], m6 |
|
movhps [Q7], m7 |
|
%endif |
|
%elif %2 == 44 || %2 == 4 |
|
SWAP 0, 1 |
|
SWAP 1, 7 |
|
SWAP 2, 5 |
|
SWAP 3, 4 |
|
DEFINE_REAL_P7_TO_Q7 2 |
|
SBUTTERFLY bw, 0, 1, 4 |
|
SBUTTERFLY bw, 2, 3, 4 |
|
SBUTTERFLY wd, 0, 2, 4 |
|
SBUTTERFLY wd, 1, 3, 4 |
|
%if mmsize == 16 |
|
movd [P7], m0 |
|
movd [P3], m2 |
|
movd [Q0], m1 |
|
movd [Q4], m3 |
|
psrldq m0, 4 |
|
psrldq m1, 4 |
|
psrldq m2, 4 |
|
psrldq m3, 4 |
|
movd [P6], m0 |
|
movd [P2], m2 |
|
movd [Q1], m1 |
|
movd [Q5], m3 |
|
psrldq m0, 4 |
|
psrldq m1, 4 |
|
psrldq m2, 4 |
|
psrldq m3, 4 |
|
movd [P5], m0 |
|
movd [P1], m2 |
|
movd [Q2], m1 |
|
movd [Q6], m3 |
|
psrldq m0, 4 |
|
psrldq m1, 4 |
|
psrldq m2, 4 |
|
psrldq m3, 4 |
|
movd [P4], m0 |
|
movd [P0], m2 |
|
movd [Q3], m1 |
|
movd [Q7], m3 |
|
%else |
|
movd [P7], m0 |
|
movd [P5], m2 |
|
movd [P3], m1 |
|
movd [P1], m3 |
|
psrlq m0, 32 |
|
psrlq m2, 32 |
|
psrlq m1, 32 |
|
psrlq m3, 32 |
|
movd [P6], m0 |
|
movd [P4], m2 |
|
movd [P2], m1 |
|
movd [P0], m3 |
|
%endif |
|
%else |
|
|
|
|
|
mova m0, [P3] |
|
mova m1, [P2] |
|
mova m2, [P1] |
|
mova m3, [P0] |
|
mova m4, [Q0] |
|
mova m5, [Q1] |
|
%ifdef m8 |
|
mova m6, [Q2] |
|
%endif |
|
mova m7, [Q3] |
|
DEFINE_REAL_P7_TO_Q7 |
|
%ifdef m8 |
|
SBUTTERFLY bw, 0, 1, 8 |
|
SBUTTERFLY bw, 2, 3, 8 |
|
SBUTTERFLY bw, 4, 5, 8 |
|
SBUTTERFLY bw, 6, 7, 8 |
|
SBUTTERFLY wd, 0, 2, 8 |
|
SBUTTERFLY wd, 1, 3, 8 |
|
SBUTTERFLY wd, 4, 6, 8 |
|
SBUTTERFLY wd, 5, 7, 8 |
|
SBUTTERFLY dq, 0, 4, 8 |
|
SBUTTERFLY dq, 1, 5, 8 |
|
SBUTTERFLY dq, 2, 6, 8 |
|
SBUTTERFLY dq, 3, 7, 8 |
|
%else |
|
SBUTTERFLY bw, 0, 1, 6 |
|
mova [rsp+mmsize*4], m1 |
|
mova m6, [rsp+mmsize*6] |
|
SBUTTERFLY bw, 2, 3, 1 |
|
SBUTTERFLY bw, 4, 5, 1 |
|
SBUTTERFLY bw, 6, 7, 1 |
|
SBUTTERFLY wd, 0, 2, 1 |
|
mova [rsp+mmsize*6], m2 |
|
mova m1, [rsp+mmsize*4] |
|
SBUTTERFLY wd, 1, 3, 2 |
|
SBUTTERFLY wd, 4, 6, 2 |
|
SBUTTERFLY wd, 5, 7, 2 |
|
SBUTTERFLY dq, 0, 4, 2 |
|
SBUTTERFLY dq, 1, 5, 2 |
|
%if mmsize == 16 |
|
movh [Q0], m1 |
|
movhps [Q1], m1 |
|
%else |
|
mova [P3], m1 |
|
%endif |
|
mova m2, [rsp+mmsize*6] |
|
SBUTTERFLY dq, 2, 6, 1 |
|
SBUTTERFLY dq, 3, 7, 1 |
|
%endif |
|
SWAP 3, 6 |
|
SWAP 1, 4 |
|
%if mmsize == 16 |
|
movh [P7], m0 |
|
movhps [P6], m0 |
|
movh [P5], m1 |
|
movhps [P4], m1 |
|
movh [P3], m2 |
|
movhps [P2], m2 |
|
movh [P1], m3 |
|
movhps [P0], m3 |
|
%ifdef m8 |
|
movh [Q0], m4 |
|
movhps [Q1], m4 |
|
%endif |
|
movh [Q2], m5 |
|
movhps [Q3], m5 |
|
movh [Q4], m6 |
|
movhps [Q5], m6 |
|
movh [Q6], m7 |
|
movhps [Q7], m7 |
|
%else |
|
mova [P7], m0 |
|
mova [P6], m1 |
|
mova [P5], m2 |
|
mova [P4], m3 |
|
mova [P2], m5 |
|
mova [P1], m6 |
|
mova [P0], m7 |
|
%endif |
|
%endif |
|
%endif |
|
|
|
RET |
|
%endmacro |
|
|
|
%macro LPF_16_VH 5 |
|
INIT_XMM %5 |
|
LOOPFILTER v, %1, %2, 0, %4 |
|
LOOPFILTER h, %1, %2, %3, %4 |
|
%endmacro |
|
|
|
%macro LPF_16_VH_ALL_OPTS 4 |
|
LPF_16_VH %1, %2, %3, %4, sse2 |
|
LPF_16_VH %1, %2, %3, %4, ssse3 |
|
LPF_16_VH %1, %2, %3, %4, avx |
|
%endmacro |
|
|
|
LPF_16_VH_ALL_OPTS 16, 512, 256, 32 |
|
LPF_16_VH_ALL_OPTS 44, 0, 128, 0 |
|
LPF_16_VH_ALL_OPTS 48, 256, 128, 16 |
|
LPF_16_VH_ALL_OPTS 84, 256, 128, 16 |
|
LPF_16_VH_ALL_OPTS 88, 256, 128, 16 |
|
|
|
INIT_MMX mmxext |
|
LOOPFILTER v, 4, 0, 0, 0 |
|
LOOPFILTER h, 4, 0, 64, 0 |
|
LOOPFILTER v, 8, 128, 0, 8 |
|
LOOPFILTER h, 8, 128, 64, 8 |
|
|